3W原则

参看:PCB设计之3W原则

扩展:Complete PCB Design Using OrCad Capture and Layout

线路之间的距离必须足够大以减少线路之间的干扰并增加信号质量; 通常,当导线的中心间距为3倍以上的线宽时,可以保持70%的电场互不干扰,称为3W规则。 当走线中心间距离达到10W时,电场可达到互不干扰的98%。 其中w表示走线的宽度。 对于EMI (电磁干扰)。

3W原则是,当多条高速信号线走很远的距离时,其间隔应该遵循3W原则,例如时钟线、差分线、视频、音频信号线、复位信号线、其他系统的关键电路应该遵循3W原则,板上的所有布线都被强制33w

具体来说,Hi3516A的硬件设计:

VI接口:并口CMOS接口VO接口: Hi3516A共有1个BT.1120 DDR3 PCB接线设计网格信号设计相邻信号走线间隔应保持“3W”原则。

20H原则:

参看:Protel硬件开发PCB设计的3W和20H原则及五五规则

扩展: Effects of 20-H Rule

电源层和地层之间的电场会发生变化,因此电磁干扰会在板块的边缘向外部辐射。 在PCB设计中,可以缩短电源层,使得电场只能在接地层的范围内传输。 如果电源层相对于地层收缩20H,则可以将70%的电场限制在接地端内; 收缩100小时,对于EMC(EMC ),可以限制98%的电场。 其中h表示电源和接地之间的介质厚度。 ) ) ) ) ) ) ) ) 652 ) ) 652 )

采用20H规则是确保电源平面的边缘比0V平面的边缘缩小至少两个平面之间的层间距离的20倍。 该规则作为降低来自0V/电源的平面结构的侧射发射技术(边缘辐射效应的抑制)经常被要求。

但是,20H规则只在特定条件下提供明显的效果。 具体条件如下

1 .电源总线上电流波动的上升/下降时间小于1ns。

2 .电源平面应位于PCB内部水平,且相邻上下两个水平均为0V平面。 这两个0V平面必须至少向外延伸相当于与电源平面的层间隔的20倍的距离。

3 .在感兴趣的频率下,电源总线结构不谐振。

4. PCB的总导数至少为8层以上。